Le QuickPath Interconnect (QPI ) architecture de communication a été développé comme un remplacement pour la traditionnelle carte mère bus frontal (FSB) . Les deux FSB et QPI sont conçus pour se déplacer rapidement des données provenant de différents endroits sur la carte mère , comme de la CPU dans la mémoire principale. Le débit total du débit QPI est obtenue en calculant les différentes caractéristiques du signal , puis en les multipliant par la fréquence de base . Cela comprend le débit de données , la largeur de liaison QPI et la largeur de données. Instructions
1
déterminer la fréquence de base. Processeurs QPI compatibles utilisent une fréquence de 2,4 , 2,93 ou 3,2 GHz, à partir de 2011 . La fréquence de base est déterminé en divisant GT /s de la notation du processeur par deux. La cote GT /s est répertorié dans les spécifications du processeur.
2
Multiplier la fréquence de base par le nombre de bits transmis par cycle d'horloge. Par exemple , les processeurs QPI- capables de transmettre deux bits par cycle d'horloge , l'un sur le front montant et l'autre sur le front descendant , à partir de 2011 .
3
Multiplier le résultat précédent par la largeur du bus QPI , qui est habituellement de 20.
4
Diviser les bits de données de la charge utile par les bits voltigent . La charge utile de données sont typiquement de 64 bits. Le flit comprend la charge utile de données à huit bits réservés pour la détection d'erreurs et huit bits pour un en-tête . En utilisant cet exemple , le résultat est huit dixièmes (64 /80) . Multipliez ce nombre par le résultat précédent .
5
Multiplier le résultat précédent par le nombre de liens dans le QPI .
6
Divisez le résultat précédent par huit pour obtenir le QPI vitesse de débit en giga-octets par seconde.