? Tout au long de l'histoire du circuit intégré , la disposition des broches du connecteur du métal a changé. Comme le besoin pour les transferts de données plus importants et plus rapides a augmenté , la matrice de grille de broches a évolué pour répondre à ce besoin. Description
Le tableau de grille de broches en quinconce ( SPGA ) est un dispositif de broches sur un circuit intégré dans lequel les broches sont placées en rangées diagonales. Le modèle est également décrit comme des carrés qui se croisent.
Avantages
L'avantage d'utiliser une matrice de grille de broches décalée , par rapport à la norme précédente de lignes et de colonnes alignées , c'est que le positionnement SPGA permet de pins de plus près, et donc plus de broches sur une surface donnée . Ceci peut diminuer la taille d'une puce électronique ou fournir une capacité de transfert plus important dans une puce de taille semblable .
Histoire
début des circuits intégrés , des broches ont été organisées en utilisant le réseau de grille à broches ( PGA ) qui fixent les repères dans une formation en forme de grille . Comme les processeurs avancés et tenus plus de pins , le PGA n'était plus appropriée. Le réseau de grille à broche décalée a été créé pour réduire la taille du microprocesseur quand un grand nombre de broches est nécessaire. Processeurs basés sur Socket 5, Socket 7 et la technologie Socket 8 utilisent couramment cette formation .